通过DesignWare eUSB2 IP在先进工艺节点中实现USB 2.0
3:48
描述
相关视频
作为领先的 USB IP 供应商,Synopsys 为设计人员提供了高性能、低功耗且小巧的 IP 解决方案,以便通过具有成本效益的方式集成到系统级芯片设计中。Synopsys 凭借在 USB 和高速 SerDes 架构的开发与支持方面的专业知识,得以构建低风险、高质量的 USB IP 解决方案。
查看更多
查看更少
3:48
作为领先的 USB IP 供应商,Synopsys 为设计人员提供了高性能、低功耗且小巧的 IP 解决方案,以便通过具有成本效益的方式集成到系统级芯片设计中。Synopsys 凭借在 USB 和高速 SerDes 架构的开发与支持方面的专业知识,得以构建低风险、高质量的 USB IP 解决方案。
该视频展示了新思科技 112G 以太网 PHY IP 和 OpenLight 的 PIC 之间的线性/直接驱动互操作性演示。点击观看该演示,你可以看到这种设置可节省高达 35% 的功耗,并看到行业领先的信号完整性和开放式 PAM4 眼图。
3:44
点击视频,在英特尔 2023 创新大会上,新思科技PCIe 6.0 IP 和英特尔支持 PCIe 6.0 测试芯片成功实现互操作,这是 PCIe 技术发展的重要里程碑。该Demo通过采用新思科技和英特尔硬件以及Teledyne LeCroy Summit M616,展示了 64GT/s 的链路稳健性和多种速度变化。
3:51
点击视频,深入了解新思科技推出的业界首个 UALink 和超以太网 IP 解决方案,它们专为扩展加速器链路,构建大规模人工智能网络而打造。这些解决方案旨在满足对基于标准的高带宽、低延迟加速器的互联需求,可以释放下一代人工智能和高性能计算芯片的潜力。
2:56
点击视频,详细了解新思科技 224G 以太网 PHY IP 和 PCIe 7.0 通过线性可插拔光学器件后展示出的卓越性能。线性驱动光学器件具有卓越的节能潜力,对下一代 HPC 芯片至关重要。
1:43
点击视频,进一步了解在 SC 2024大会上使用新思科技 CXL 3.x IP 和 Teledyne LeCroy 系统进行的全球首次 CXL 3.1 互操作演示。新思科技的 CXL 3. IP 作为端点系统,在实际操作中达到了 64 GT/s 的速率,成为实现下一代内存高效链路的重要里程碑。
2:59
在2023年欧洲光通信展(ECOC)上,新思科技使用 8 通道的 LR 112G 以太网 PHY IP 和 800G MAC/PCS, 通过 DAC 通道与试验程序、分析仪及第三方 800G EVB 进行互操作,显示链接、数据包接收/传输、FEC 直方图及其他性能指标。
2:46