DesignWare Die-to-Die PHY IP 的新进展
3:45
描述
相关视频
新思科技IP事业部产品经理 Manuel Mota 将为大家讲解DesignWare Die-to-Die PHY IP 的新进展。
查看更多
查看更少
3:45
新思科技IP事业部产品经理 Manuel Mota 将为大家讲解DesignWare Die-to-Die PHY IP 的新进展。
在2025年OFC和DesignCon展会上,新思科技(Synopsys)与TeraSignal联合展示了PCIe 6.x和112G光链路互操作演示。该演示具有先进诊断、链路训练和实时眼图监测功能,这项尖端技术为先进芯片开发显著降低了风险。
2:12
了解2025 年台积公司 OIP 大会上的224G PHY IP 性能表现,通过 2m DAC 实现 PAM4 数据传输,展示前向纠错(FEC)误码率与纠错后无差错链路,为 UALink 和超以太网技术提供横向与纵向扩展连接方案。
1:42
观看新思科技PCIe 6.x IP 解决方案(包含 PHY 和控制器)与博通交换机如何实现 64 GT/s速率的互操作性。该演示重点介绍了采用新思科技和博通技术的产品如何降低设计风险并加快 AI/HPC 部署速度。
2:31
观看新思科技和Samtec共同展示PCIe 7.0互操作性,采用新思科技PCIe 7.0 IP解决方案和Samtec的NovaRay互连技术在2m40dB信道上实现了128 Gbps速率和出色的误码率表现,超越PCIe 7.0规范要求。
2:33
点击视频,观看新思科技 USB4 v2 PHY IP 以 80 Gbps 高速传输数据的演示,它能在最恶劣的信道条件下展现出卓越的 RX 性能,推动了包括边缘 AI 在内的下一代超高性能 USB 产品的发展。
3:14
观看全球互操作性最强的 新思科技224G IP 亮相 DesignCon '25,带来包括 Flyover 和 1m-DAC 等 LR 通道以及 VSR 通道在内的性能展示。了解新思科技 IP 如何为 AI 集群和互联实现向上/向外的扩展连接。
7:31