带你了解不一样的HAPS与高性能ASIC原型验证
31:19
描述
相关视频
如今面对几亿门ASIC设计,使用HAPS集成原型验证解决方案早已经变得很简单,触手可及。本课程带你了解大规模ASIC原型验证的重要性以及对高性能ASIC原型验证平台的要求,包括HAPS与高性能ASIC原型验证的发展历史以及在不断的变革中适应各种原型需求。
查看更多
查看更少
31:19
如今面对几亿门ASIC设计,使用HAPS集成原型验证解决方案早已经变得很简单,触手可及。本课程带你了解大规模ASIC原型验证的重要性以及对高性能ASIC原型验证平台的要求,包括HAPS与高性能ASIC原型验证的发展历史以及在不断的变革中适应各种原型需求。
了解 Rockley谈谈他使用 IC Validator做光学IC设计的物理signoff的经验。在光学应用领域,IC Validator帮助团队把几周的物理验证周期缩短至几天!
1:07
新思科技《芯路》专访全球总裁兼联席CEO陈志宽博士。让我们从20多年前像清华大学捐赠EDA工具聊起。
5:23
新思科技最新发布的RTL Architect™产品,具有创新的可预测的门(gate)级建模功能,使RTL设计人员能够开发Simply Better Better RTL!
3:05
为了向客户的设计流程提供更好的PPA和吞吐量,新思科技通过Fusion Compiler™发明了一种新的设计实现方案。 Fusion Compiler是我们的大胆创新计划的结果,该设想围绕一个统一的数据模型从头开始构建新架构,使数据模型以前所未有的方式融合综合,布局布线(P&R)和签核等技术,以最大化PPA。
4:20
值此与行业同行的第25年,新思中国邀请公司多位EDA研发精英,分享他们对技术研究的心得以及对前沿科技探索的收获。
7:05
新思科技 Fusion Compiler提供RTL-to-GDSII全流程的功耗完整性优化。
2:00