Arm: 赋能Arm的最高性能CPU内核设计
17:31
描述
相关视频
来自Arm的技术专家Haroon Gauhar概述了高性能内核的设计挑战,其中快速的RTL反馈和偏斜优化是达到最佳频率的决定性因素。他着重介绍了Fusion Compiler如何实现可靠的设计,更高的全流程PPA,且2倍更快的吞吐率。
查看更多
查看更少
17:31
来自Arm的技术专家Haroon Gauhar概述了高性能内核的设计挑战,其中快速的RTL反馈和偏斜优化是达到最佳频率的决定性因素。他着重介绍了Fusion Compiler如何实现可靠的设计,更高的全流程PPA,且2倍更快的吞吐率。
本视频介绍了SaberRD的故障仿真和自动化仿真是如何经过ISO26262认证,并提供了一种比人工故障跟踪方法更快速、更全面的新方法。请务必在观看视频之后完成实验14。
6:53
分析和解决零部件上的过应力可以实现稳健性设计。通过几个简单的步骤,SaberRD就可以实现自动化的应力分析。请务必在观看视频之后完成实验15,以完成整个视频培训系列教程。
5:26
本视频以MOSFET为例子,展示了SaberRD功率半导体器件的特征化建模的方法。此方法同样适用于IGBT,BJT等功率器件。请务必在观看视频之后完成实验10。
11:28
在本视频中,您将了解硅工艺技术和3DIC封装的最新进步如何使不同的电阻提取技术成为可能,以及StarRC是如何支持这些技术的。
3:08
变革带来机遇和挑战,也让我们不断创新,引领行业发展。半导体行业正在从单芯片SoC转向多芯片系统,新思科技多裸晶芯片系统解决方案将助力更多合作伙伴持续引领创新之路。
0:58
本课程介绍了基于新思科技ZeBu平台的虚拟主机方案。
29:21