Arm: 赋能Arm的最高性能CPU内核设计
17:31
描述
相关视频
来自Arm的技术专家Haroon Gauhar概述了高性能内核的设计挑战,其中快速的RTL反馈和偏斜优化是达到最佳频率的决定性因素。他着重介绍了Fusion Compiler如何实现可靠的设计,更高的全流程PPA,且2倍更快的吞吐率。
查看更多
查看更少
17:31
来自Arm的技术专家Haroon Gauhar概述了高性能内核的设计挑战,其中快速的RTL反馈和偏斜优化是达到最佳频率的决定性因素。他着重介绍了Fusion Compiler如何实现可靠的设计,更高的全流程PPA,且2倍更快的吞吐率。
本视频展示了SaberRD的最坏情况分析工具(WCA),如何识别降低指标性能的零部件参数和运行条件组合。解决这些最坏情况点可以实现稳健性设计。请务必在观看视频之后完成实验13。
7:22
本视频展示了SaberRD中蒙特卡洛分析(Monte Carlo)灵活的统计建模能力、快速执行能力和高效自动化能力,扩展了蒙特卡洛分析的有效性。SaberRD的蒙特卡洛分析不仅能预测行为趋势,还是解决问题所需的工具。请务必在观看视频之后完成实验12。
8:20
通过芯片生命周期监测与分析获得可行性见解
1:23
本视频展示了如何使用 Saber 的查表 (TLU) 建模实用程序。TLU 是一种极其灵活和有用的建模方法只要您能使用表格数据描述行为。请务必在观看视频之后完成实验 8。
4:32
本视频介绍了SaberRD的故障仿真和自动化仿真是如何经过ISO26262认证,并提供了一种比人工故障跟踪方法更快速、更全面的新方法。请务必在观看视频之后完成实验14。
6:53
分析和解决零部件上的过应力可以实现稳健性设计。通过几个简单的步骤,SaberRD就可以实现自动化的应力分析。请务必在观看视频之后完成实验15,以完成整个视频培训系列教程。
5:26