RTL Architect – Predictable Gate-Level Modeling | RTL Architect – 可预测的门级建模
3:05
描述
相关视频
新思科技最新发布的RTL Architect™产品,具有创新的可预测的门(gate)级建模功能,使RTL设计人员能够开发Simply Better Better RTL!
查看更多
查看更少
3:05
新思科技最新发布的RTL Architect™产品,具有创新的可预测的门(gate)级建模功能,使RTL设计人员能够开发Simply Better Better RTL!
通过芯片生命周期监测与分析获得可行性见解
1:23
本视频展示了如何使用 Saber 的查表 (TLU) 建模实用程序。TLU 是一种极其灵活和有用的建模方法只要您能使用表格数据描述行为。请务必在观看视频之后完成实验 8。
4:32
本视频展示了SaberRD的最坏情况分析工具(WCA),如何识别降低指标性能的零部件参数和运行条件组合。解决这些最坏情况点可以实现稳健性设计。请务必在观看视频之后完成实验13。
7:22
本视频以MOSFET为例子,展示了SaberRD功率半导体器件的特征化建模的方法。此方法同样适用于IGBT,BJT等功率器件。请务必在观看视频之后完成实验10。
11:28
变革带来机遇和挑战,也让我们不断创新,引领行业发展。半导体行业正在从单芯片SoC转向多芯片系统,新思科技多裸晶芯片系统解决方案将助力更多合作伙伴持续引领创新之路。
0:58
本课程介绍了基于新思科技ZeBu平台的虚拟主机方案。
29:21