什么是 ASIP Designer?
5:03
描述
相关视频
了解新思科技的ASIP Designer工具套件如何使用单一输入规范生成具有高度优化的C编译器,指令集仿真器,汇编器,链接器和调试器以及可综合RTL的SDK。该工具具有快速的架构探索功能以及快速更改处理器模型的能力,可以根据您的特定要求轻松优化处理器。
查看更多
查看更少
5:03
了解新思科技的ASIP Designer工具套件如何使用单一输入规范生成具有高度优化的C编译器,指令集仿真器,汇编器,链接器和调试器以及可综合RTL的SDK。该工具具有快速的架构探索功能以及快速更改处理器模型的能力,可以根据您的特定要求轻松优化处理器。
点击视频,了解新思科技在 DesignCon 2024 大会上展示的各中以太网 IP ,包括全球首个 224G 的异步真长距离演示,该演示可均衡 40+dB 的插入损耗;以及224G、112G 和 800G 的以太网互操作演示。
8:40
在2023年欧洲光通信展(ECOC)上,新思科技使用 8 通道的 LR 112G 以太网 PHY IP 和 800G MAC/PCS, 通过 DAC 通道与试验程序、分析仪及第三方 800G EVB 进行互操作,显示链接、数据包接收/传输、FEC 直方图及其他性能指标。
2:46
超大规模数据中心的大量计算需求需要更快的速度以支持 LLM、HPC 仿真和 AI 工作负载。了解新思科技完整的 1.6T 以太网 IP 解决方案如何帮助开发者创建最快的 AI 和数据中心网络 SoC。
2:01
点击视频,观看新思科技和是德科技(Keysight)共同展示业界首个以 80Gbps PAM-3 信号传输的 USB4 v2 PHY IP 演示。USB4 v2 支持通过一根 USB Type-C 线缆同步显示高分辨率、高刷新率显示、快速存储和供电!
5:22
新思科技UCie PHY IP 面向台积公司 N3E 工艺,成功实现了die-to-die 通信和开阔的眼图。PHY 采用了 N3 工艺实现了一次性流片成功和行业领先的性能水平。
1:10
点击视频, 了解ECOC 2023(欧洲光通信会议)上,新思科技 112 PHY IP 与 OpenLight 的 PIC 在光电链路中的卓越性能。在该演示中,您将看到新思科技 112G TX 和 RX 在均衡信道损耗的同时,展示了出色的 BER 和 TDECQ 性能。
2:32