AI SoC对话:内存接口IP-DDR,LPDDR,HBM,GDDR
5:27
描述
相关视频
构建AI SoC时,如何选择最佳的存储器接口?了解DDR,LPDDR,HBM和GDDR的市场趋势和挑战,以及Synopsys DesignWare IP是如何帮助您将项目更快地推向市场。
查看更多
查看更少
5:27
构建AI SoC时,如何选择最佳的存储器接口?了解DDR,LPDDR,HBM和GDDR的市场趋势和挑战,以及Synopsys DesignWare IP是如何帮助您将项目更快地推向市场。
点击视频,观看新思科技和是德科技(Keysight)共同展示业界首个以 80Gbps PAM-3 信号传输的 USB4 v2 PHY IP 演示。USB4 v2 支持通过一根 USB Type-C 线缆同步显示高分辨率、高刷新率显示、快速存储和供电!
5:22
点击视频, 了解ECOC 2023(欧洲光通信会议)上,新思科技 112 PHY IP 与 OpenLight 的 PIC 在光电链路中的卓越性能。在该演示中,您将看到新思科技 112G TX 和 RX 在均衡信道损耗的同时,展示了出色的 BER 和 TDECQ 性能。
2:32
新思科技 USB4 设备 IP 能够助力开发者快速推出差异化的 USB4 外设产品,缩短上市时间并降低风险。新思科技还可提供 USB4 主机 IP。点击视频,了解如何使用 USB4 主机到主机连接实现无缝数据传输。
1:14
在2023年欧洲光通信展(ECOC)上,新思科技使用 8 通道的 LR 112G 以太网 PHY IP 和 800G MAC/PCS, 通过 DAC 通道与试验程序、分析仪及第三方 800G EVB 进行互操作,显示链接、数据包接收/传输、FEC 直方图及其他性能指标。
2:46
新思科技的 USB4 设备 IP 解决方案可以让开发者打造出业界领先的 USB4 设备产品。经过验证的 USB4 IP 可加快上市时间并降低风险。点击视频,了解新思科技在 HAPS 平台上部署的 USB4 设备路由器和 USB4 PHY IP。
1:52
使用 OpenLight 的 PIC,可在完整的 E-O-E 链路上查看新思科技 PCIe 6.0 PHY 电气均衡功能,无需重定时器即可实现线性/直接驱动。该演示展示了一种可实现数据中心高能效、低延迟解耦的途径。
3:40