AI SoC聊天:用与AI的原始数学IP方案
5:38
描述
相关视频
了解AI芯片组开发中有关原始数学功能(浮点和整数数学)的市场趋势和挑战,以及DesignWare IP是如何提供帮助。
查看更多
查看更少
5:38
了解AI芯片组开发中有关原始数学功能(浮点和整数数学)的市场趋势和挑战,以及DesignWare IP是如何提供帮助。
点击视频, 了解ECOC 2023(欧洲光通信会议)上,新思科技 112 PHY IP 与 OpenLight 的 PIC 在光电链路中的卓越性能。在该演示中,您将看到新思科技 112G TX 和 RX 在均衡信道损耗的同时,展示了出色的 BER 和 TDECQ 性能。
2:32
新思科技 USB4 设备 IP 能够助力开发者快速推出差异化的 USB4 外设产品,缩短上市时间并降低风险。新思科技还可提供 USB4 主机 IP。点击视频,了解如何使用 USB4 主机到主机连接实现无缝数据传输。
1:14
新思科技的 USB4 设备 IP 解决方案可以让开发者打造出业界领先的 USB4 设备产品。经过验证的 USB4 IP 可加快上市时间并降低风险。点击视频,了解新思科技在 HAPS 平台上部署的 USB4 设备路由器和 USB4 PHY IP。
1:52
点击视频,了解新思科技在 DesignCon 2024 大会上展示的各中以太网 IP ,包括全球首个 224G 的异步真长距离演示,该演示可均衡 40+dB 的插入损耗;以及224G、112G 和 800G 的以太网互操作演示。
8:40
新思科技UCie PHY IP 面向台积公司 N3E 工艺,成功实现了die-to-die 通信和开阔的眼图。PHY 采用了 N3 工艺实现了一次性流片成功和行业领先的性能水平。
1:10
在2023年欧洲光通信展(ECOC)上,新思科技使用 8 通道的 LR 112G 以太网 PHY IP 和 800G MAC/PCS, 通过 DAC 通道与试验程序、分析仪及第三方 800G EVB 进行互操作,显示链接、数据包接收/传输、FEC 直方图及其他性能指标。
2:46